首页 百科知识 维持阻塞触发器

维持阻塞触发器

时间:2022-11-03 百科知识 版权反馈
【摘要】:维持阻塞触发器是一种边沿触发器,一般是在CP脉冲的上升沿接收输入信号并使触发器翻转,其他时间均处于保持状态。使用较多的是上升沿触发的维持阻塞D触发器,其逻辑符号如图15-19所示。其中,Sd为直接置位端,Rd为直接复位端,1D为输入端,Q和Q为互补输出端,C1为脉冲触发输入端。CP端直接加“>”者表示边沿触发(上升沿),不加“>”者表示电平触发。维持阻塞D触发器状态真值表和状态转移图同钟控D触发器。

维持阻塞触发器是利用电路内部的维持阻塞线产生的维持阻塞作用克服空翻现象的。

维持:在CP脉冲期间,输入信号发生变化的情况下,应该开启的门维持畅通无阻,使其完成预定的操作。

阻塞:在CP脉冲期间,输入信号发生变化的情况下,不应开启的门处于关闭状态,阻止产生不应该的操作。

维持阻塞触发器是一种边沿触发器,一般是在CP脉冲的上升沿接收输入信号并使触发器翻转,其他时间均处于保持状态。使用较多的是上升沿触发的维持阻塞D触发器,其逻辑符号如图15-19(a)所示。其中,Sd为直接置位端,Rd为直接复位端,1D为输入端,Q和Q为互补输出端,C1为脉冲触发输入端。CP端直接加“>”者表示边沿触发(上升沿),不加“>”者表示电平触发。

如已知CP和D的波形,可画出其工作波形,如图15-19(b)所示。维持阻塞D触发器状态真值表和状态转移图同钟控D触发器。

图15-19 维持阻塞D触发器逻辑符号及波形图

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈