首页 理论教育 同步计数器

同步计数器

时间:2022-03-03 理论教育 版权反馈
【摘要】:CD40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图5-21所示。当CR为低电平,LOAD 为高电平时,执行计数功能。执行减计数时,加计数端CPU接高电平,计数脉冲由减计数端CPD输入。

1.CD40192结构组成及原理

CD40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图5-21所示。

引脚功能:

LOAD(11脚)——置数端

CLEAR(14脚)——清除端

COUNTUP(5脚)——加计数端

COUNTDOWN(4脚)——减计数端

CARRY(12脚)——非同步进位输出端

B0RROW(13脚)——非同步借位输出端

DATA(A、B、C、D)(15、1、10、9脚)——计数器输入端

Q(A、B、C、D)(3、2、10、9脚)——数据输出端

CD40192(同CC4019274LS192)的功能见表5-4,说明如下:

当清除端CLEAR(CR)为高电平“1”时,计数器直接清零; CR置低电平则执行其他功能。

当CR为低电平,置数端也为低电平时,数据直接从置数输入端DATA(A、B、C、D) 置入计数器。

当CR为低电平,LOAD(LD) 为高电平时,执行计数功能。执行加计数时,减计数端COUNTDOWN(CPD) 接高电平,计数脉冲由COUNTUP(CPU)输入; 在计数脉冲上升沿进行8421码十进制加法计数。执行减计数时,加计数端CPU接高电平,计数脉冲由减计数端CPD输入。图5-22为CD40192时序逻辑图。

图5-21 CD40192引脚排列图及逻辑符号

表5-4 CD40192功能表

2.CD40192的应用电路

如图5-23所示为CD40192的经典应用电路。

(1)NE555及其周围元器件用于产生1Hz的脉冲波。

(2)R5、C4为上电预置功能,C4的并联按键为手动预置按键。

(3)C3、R4为上电清零电路,C3并联按键为手动清零功能。

(4)CD4511为数码管驱动芯片

图5-22 CD40192时序图

图5-23 CD40192经典应用电路

免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。

我要反馈